らつおの戯言
HTML(HyperText Markup Language)は、
Webページを作成する時に
使用される言語
Top
Financial
Hawaii
Singapore
HTML
jQuery
WPF
EC-CUBE
Marry
Marry_e
Marry_k
MENU
HTML・CSS
jQuery
PHP・Smarty
Office
V850
WPF
V850 マイコン
V850 ってどんなCPUか
3 2 ビットRISC(Reduced Instruction Set Computer)
縮小命令セットコンピュータ
個々の命令を簡略化することによりパイプライン処理 (並行して複数の命令を処理する方式)の効率を高め、 処理性能の向上をはかっている。
愛称;V850ES/JG2
μPD70F3715, μPD70F3716, μPD70F3717, μPD70F3718, μPD70F3719
周辺機能としてGPIO やタイマ,UART,A-Dコンバータ,D-A コンバータなども内蔵している。
V850ES/JG2 ファミリ
μPD70F3715GC-8EA-A
フラッシュROM 容量:128kバイト、RAM 容量:12288バイト
μPD70F3715GF-JBT-A
フラッシュROM 容量:128kバイト、RAM 容量:12288バイト
μPD70F3716GC-8EA-A
フラッシュROM 容量:256kバイト、RAM 容量:24576バイト
μPD70F3716GF-JBT-A
フラッシュROM 容量:256kバイト、RAM 容量:24576バイト
μPD70F3717GC-8EA-A
フラッシュROM 容量:384kバイト、RAM 容量:32768バイト
μPD70F3717GF-8EA-A
フラッシュROM 容量:384kバイト、RAM 容量:32768バイト
μPD70F3718GC-8EA-A
フラッシュROM 容量:512kバイト、RAM 容量:40960バイト
μPD70F3719GC-8EA-A
フラッシュROM 容量:640kバイト、RAM 容量:49152バイト
V850ES/JG2 特長
電源電圧: 2.85 - 3.6 V
最高動作周波数: 20 MHz
ROM容量: 128 KB - 640 KB フラッシュ・メモリ
RAM容量: 12 KB - 48 KB
パッケージ: 100
ピン プラスチック LQFP, QFP 144ピン プラスチック LQFP パッケージ
最小命令実行時間: 50 ns(メイン・クロック(fXX)= 20 MHz動作時)
汎用レジスタ: 32ビット x 32本
CPUの特徴:
符号付き乗算 (16 x 16 - 32): 1 - 2クロック)
符号付き乗算 (32 x 32 - 64): 1 - 5クロック
飽和演算 (オーバフロー/アンダフロー検出機能付き)
32-ビット・シフト命令: 1クロック
ビット操作命令
ロング/ショート形式を持つロード/ストア命令
メモリ空間: 64 MB of リニア・アドレス空間 (プログラム/データ共用)
割り込み/例外:
ノンマスカブル割り込み: 2要因
マスカブル割り込み: 55 - 60要因
ソフトウエア例外: 32要因
例外トラップ: 2要因
入出力ポート: 84, 128
タイマ機能:
16ビット・インターバル・タイマ M (TMM): 1チャネル
16ビット・タイマ/イベント・カウンタ P (TMP): 9チャネル
16ビット・タイマ/イベント・カウンタ Q (TMQ): 1チャネル
時計用タイマ: 1 channel
ウォッチドッグ・タイマ 2: 1チャネル
シリアル・インタフェース:
アシンクロナス・シリアル・インタフェース A (UARTA)
3線式可変長シリアル・インタフェース B (CSIB)
UARTA/CSIB: 1チャネル
UARTA/I2C: 2チャネル
CSIB/I2C: 1チャネル
CSIB: 3 - 4チャネル
UARTA: 1チャネル (V850ES/JJ2 only)
A/Dコンバータ: 10ビット分解能: 12チャネル
D/Aコンバータ: 8ビット分解能: 2チャネル
DCU (デバッグ・コントロール・ユニット): JTAGインタフェース
クロック・ジェネレータ:
メイン・クロック/サブクロック動作
CPUクロック7段階 (fXX, fXX/2, fXX/4, fXX/8, fXX/16, fXX/32, fXT)
クロック・スルー・モード/PLLモード選択可
内蔵発振クロック: 200 kHz (TYP.)
パワー・セーブ機能: HALT/IDLE1/IDLE2/STOP/サブクロック/サブIDLEモード
V850 用開発ツール
デバイス・ファイル DF703724 V1.00;
デバイス固有の情報は,デバイス・ファイルに入っているため, 開発ツールを使用するには,デバイス・ファイルが必要となる。
統合開発環境 PM+ V6.11;
Windows上での統合開発環境プラットホーム。 編集ウインドウとしてアイデアプロセッサ機能付きエディタを搭載し, コンパイラ,ディバッガなどの開発ツールと連携して効率的な開発が行える。
Cコンパイラ・パッケージ CA850 W3.10:
V850シリーズ用の「オブジェクト・サイズ限定(128KByte)」コンパイラす。 Cソース・プログラムやアセンブラ・ソース・プログラムから V850シリーズで実行することができる実行コードを生成する。
統合ディバッガ ID850-TK V1.04;
ホストPC上で動作するWindowsベースのソフトウエア。 Cソース・レベルでのディバグを実現する統合ディバッガ。 変数の参照・変更やソース行単位でのステップ実行など、 ソース・ディバグを簡単かつ効率的に行うことができる。
マイコン内蔵フラッシュメモリ書き込みプログラム PG-FPL:
マイコンの内蔵フラッシュメモリにプログラムを書き込むWindowsベースの ソフトウエア。 TK-850/JG2+NETを添付のUSBケーブルでパソコンと接続することによって V850ES/JG2の内蔵フラッシュメモリに対する書き込み/消去を行うことが出来る。
マイコン基板設計
V850ES/JG2 CPU
V850 周辺回路の設計
V850 周辺回路設計
V850 マイコン
サポートページ
Applilet使用 簡単開発
組込プロセッサ入門
32ビット V850
V850ES/Jx2
V850ES/Jx2
V850 用開発ツール
タイマ機能プログラム
FPGA入門
|
sitemap
|
Plala
|
|
Plala cgi
|
|
Plala user cgi
|
|
Plala access cgi
|
|
google
|
|
NTT
|
Copyright(C)2008 NTT Plala Inc. All rights reserved..